Архитектура рачунара/Улазни тестови Лаб 2 2023 — разлика између измена
м (Pop преместио је страницу AR/Улазни тестови за лаб2 2023 на Архитектура рачунара/Улазни тестови за лаб2 2023 без остављања преусмерења) |
Нема описа измене |
||
Ред 1: | Ред 1: | ||
{{tocright}} | {{tocright}} | ||
'''Примери улазних тестова за лабораторију 2 из предмета Архитектура рачуанара за 2023 годину.''' | '''Примери улазних тестова за лабораторију 2 из предмета Архитектура рачуанара за 2023 годину.''' | ||
{{rešenja}} | {{rešenja}} | ||
Верзија на датум 27. мај 2023. у 01:40
Примери улазних тестова за лабораторију 2 из предмета Архитектура рачуанара за 2023 годину.
- За питања са више одговора, тачни одговори су подебљани и уоквирени
- За питања за које се одговори уносе, тачни одговори су подвучени и сакривени, тако да се прикажу када изаберете тај текст (пример: овако)
- Притисните лево дугме испод за сакривање и откривање свих одговора, или десно дугме за укључивање и искључивање интерактивног режима:
GRUPA 1
1. zadatak
Ukoliko se vrši prenos 200 bajtova podataka sa periferije u memoriju u sistemu bez DMA kontrolera koliko će puta biti generisan zahtev za prekidom ukoliko se sa periferije čita na osnovu 8 bitnog podatka? Format upravljačkog registra kontrolera periferije je sledeći: bit 0 je Enable bit, bit 4 je Start bit, a bit 5 je (1-ulaz, 0-izlaz), a njegov sadržaj 31h.
- 199
- 201
- Ništa od ponuđenog
- 200
- 1
2. zadatak
Kod nekog jednoadresnog procesora ulazno/izlazni i memorijski adresni prostori su razdvojeni, a magistrala je sinhrona. Koje je dešavanje na magistrali, ako su signali kontrolne magistrale: =0?
- Ciklus upisa na periferiju
- Ciklus čitanja iz memorije
- Ciklus upisa u memoriju
- Ništa od ponuđenog
- Ciklus čitanja sa periferije
3. zadatak
Format upravljačkog registra kontrolera periferije je sledeci: bit 4 je Start, bit 5 je Enable, a bit 0 je (1 -ulaz, 0-izlaz). Prenos podataka iz memorije na periferiju, ispitivanjem bita spremnosti zadaje se upisom koje vrednosti u CR?
- 31h
- 10h
- 11h
- 30h
4. zadatak
Koliko ciklusa na magistrali ce DMA kontroler obaviti pilikom transfera bloka od 200 batova (adresiranje je bajtovsko, a magistrala podataka je 8-bitna) iz memoriju u memoriju?
- Ništa od ponuđenog
- 200
- 100
- 1
- 400
GRUPA 2
1. zadatak
Ukoliko se vrši prenos 200 bajtova podataka sa periferije u memoriju u sistemu bez DMA kontrolera koliko će puta biti generisan zahtev za prekidom ukoliko se sa periferije čita na osnovu 8 bitnog podatka? Format upravljačkog registra kontrolera periferije je sledeći: bit 0 je Enable bit, bit 4 je Start bit, a bit 5 je (1-ulaz, 0-izlaz), a njegov sadržaj 31h.
- 199
- 1
- Ništa od ponuđenog
- 200
- 201
2. zadatak
Format upravljačkog registra kontrolera periferije je sledeci: bit 4 je Start, bit 5 je Enable, a bit 0 je (1 -ulaz, 0-izlaz). Prenos podataka iz memorije na periferiju, ispitivanjem bita spremnosti zadaje se upisom koje vrednosti u CR?
- 10h
- 31h
- 11h
- 30h
3. zadatak
Koliko ciklusa na magistrali Će DMA kontroler obaviti prilikom transfera bloka od 50 bajtova (adresiranje je bajtovsko, a magistrala podataka je 8-bitna) sa periferie u memoriju?
- 100
- Ništa od ponuđenog
- 0
- 50
- 1
4. zadatak
Adresni prostor dvoadresnog procesora je 4G adresibilnih jedinica, a adresiranje je na nivou 32-bitne reci. Ulazno/izlazni adresni prostori je memorijski mapiran. Magistrala je sinhrona. Naznaciti sve relevantne linije sistemske magistrale i precizno naznačiti širine adresne i magistrale podataka.
- Ništa od ponuđenog
GRUPA 3
1. zadatak
Format upravljačkog registra kontrolera periferije je sledeci: bit 4 je Start, bit 5 je Enable, a bit 0 je (1 -ulaz, 0-izlaz). Prenos podataka iz memorije na periferiju, ispitivanjem bita spremnosti zadaje se upisom koje vrednosti u CR?
- 31h
- 10h
- 11h
- 30h
2. zadatak
Format upravljačkog registra kontrolera periferije je sledeci: bit 7 je Start, bit 4 je Enable, a bit 0 je (1-ulaz, O-izlaz). Bit 0 statusnog registra je Ready bit. U kom stanju se nalazi kontroler periferije ako su CR=91h, SR=01h?
- Čeka na upis sledećeg podatka od procesora.
- Čeka da procesor pročita podatak iz DR.
- Čeka na upis sledećeg podatka od periferijske jedinice.
- Čeka da periferijska jedinica pročita podatak iz DR.
3. zadatak
Inicijalizacija prenosa iz memorije u memoriju preko DMA kontrolera podrazumeva inicializaciju:
- Ništa od ponuđenog.
- registara ADR_SCR, CNTR i CR DMA kontrolera i CR registra periferije.
- registara ADR_SRC, CNTR I SR DMA kontrolera.
- registara ADR_SRC, CNTR i CR DMA kontrolera.
- registara ADR_SRC, ADR DST I CR DMA kontrolera.
4. zadatak
Kod nekog jednoadresnog procesora ulazno/izlazni i memoriski adresni prostori su razdvojeni, a magistrala je asinhrona. Koje je dešavanje na magistrali, ako su signali kontrolne magistrale: ?
- Zapocet ciklus upisa na periferiju
- Zavrsen ciklus upisa u memoriju
- Nijedan od ponuđenih odgovora
- Zavrsen ciklus upisa na periferiju
- Zapocet ciklus upisa na memoriju